Please use this identifier to cite or link to this item: http://dspace.centre-univ-mila.dz/jspui/handle/123456789/1799
Title: Conception et mise en oeuvre d’un générateur d’impulsions modulées en largeurs avec un FPGA-XILINX
Authors: Islam - Ayoub, Bey , Aifour
Keywords: MLI standard, générateur, VHDL, FPGA, Spartan-3E.
Standard PWM, generator, VHDL, FPGA, Spartan-3E.
Issue Date: Jun-2022
Publisher: university center of abdalhafid boussouf - MILA
Abstract: Le but de ce projet est de réaliser un générateur d‟impulsion modulé en largeur MLI en utilisent la carte de développement Basys2. Nous avons implémenté la MLI standard sur le FPGA Spartan-3E à l‟aide du langage VHDL et l‟outil ISE design de Xilinx. Nous avons ainsi implémenté un compteur qui s‟incrémente pour chaque « Top » d‟horloge (CLK) et un registre fixant la valeur du rapport cyclique. Puis à chaque incrémentation, la valeur du compteur est comparée à celle du registre. Si la valeur du compteur est supérieure à celle du registre, la sortie est au niveau bas, sinon si le compteur est remis à zéro, la sortie est au niveau haut.
Description: The aim of this project is to realize a pulse width modulation (PWM) generator using the Basys2 development board. We have implemented the standard PWM on the Spartan-3E FPGA using the VHDL language and the Xilinx ISE design tool. Hence, we have implemented a counter that increments for each clock pulse and a register setting the value of the duty cycle. Then at each CLK increment; the value of the counter is compared to that of the register. If the counter value is greater than the register value, the output is low, otherwise if the counter is reset, the output is high.
URI: http://dspace.centre-univ-mila.dz/jspui/handle/123456789/1799
Appears in Collections:Science and technology



Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.